Difference between revisions of "XilinxEVB/en"
(→Obrázky) |
|||
Line 42: | Line 42: | ||
'''Kontakt na autora:''' ICQ: 209 598 598 ; mail: sergej7490@pobox.sk | '''Kontakt na autora:''' ICQ: 209 598 598 ; mail: sergej7490@pobox.sk | ||
− | === | + | ===Images=== |
<center> | <center> | ||
Line 48: | Line 48: | ||
<tr> | <tr> | ||
<td> | <td> | ||
− | [[Image:XilinxDBschema.jpg|thumb|center|300px| | + | [[Image:XilinxDBschema.jpg|thumb|center|300px|Schematic diagram.]] |
</td> | </td> | ||
<td> | <td> | ||
− | [[Image:XilinxDB.jpg|thumb|center|300px| | + | [[Image:XilinxDB.jpg|thumb|center|300px|Partially populated board.]] |
</td> | </td> | ||
</tr> | </tr> | ||
<tr> | <tr> | ||
<td> | <td> | ||
− | [[Image:XilinxDB_top.jpg|thumb|center|300px| | + | [[Image:XilinxDB_top.jpg|thumb|center|300px|PCB top.]] |
</td> | </td> | ||
<td> | <td> | ||
− | [[Image:XilinxDB_bot.jpg|thumb|center|300px| | + | [[Image:XilinxDB_bot.jpg|thumb|center|300px|PCB bottom.]] |
</td> | </td> | ||
</tr> | </tr> | ||
<tr> | <tr> | ||
<td> | <td> | ||
− | [[Image:XilinxDB_Ctop.jpg|thumb|center|300px| | + | [[Image:XilinxDB_Ctop.jpg|thumb|center|300px|Ready board top.]] |
</td> | </td> | ||
<td> | <td> | ||
− | [[Image:XilinxDB_Cbot.jpg|thumb|center|300px| | + | [[Image:XilinxDB_Cbot.jpg|thumb|center|300px|Ready board bottom.]] |
</td> | </td> | ||
</tr> | </tr> |
Revision as of 21:44, 26 March 2008
Author: Juraj Michálek
Xilinx Evaluation Board
Description
The purpose of this evaluation board (EVB) is to acquire experiences with the CPLD Xilinx family XC95xxXL. This board uses XC9572XL, which contains 72 cells. Their inerconnections gives the required function.
Peripheral:
6 multiplexed 7-seg LED display with power drivers enables to make a counter and other number displaying devices.
8 LEDs for differet signaling purposes, indicators of the internal states of the CPLD etc. LEDs are driven with ULN2803A transistor array with OC outputs. They can be used also for driving an external applications.
2 x non-symetrical RC oscillator using 74AC14 (U2). One of the oscillator enables frequency changing using the multiturn trimer. Both oscilator frequencies are controlled by an R and C components, according the f=1/(3RC) rule. Inhibit input can stip the oscillator (High level). Oscillator output is a cca 1:1 . Can be used as a clock source especially for "slow" applications.
2x hybrid XT oscillator, clock source for higher frequencies, especially for more precise and stable applications. Oscillator output is usually harmonic and it can be shaped to the rectangle using U1 Schmitt triggers.
6x pushbuttons. Spoločný vývod spínačov, ako aj spoločný vývod R-siete vyvedený na pinovú lištu, umožňuje nadstavenie aktívnej úrovne pri stlačení tlačítka. (teda či pri stlačení polezie do CPLD L alebo H. Tlačítka nie sú úmyselne ošetrené voči zákmitom. Toto ošetrenie je možné previesť priamo v CPLD (aspoň si to myslím ;-) )
Piezomenič umožňuje výrobu zvukových efektov pomocou CPLD. Jedná sa o typ bez vnútorného oscilátora, preto je nutné budenie frekvenciou. Pinová lišta umožňuje pripojiť piezomenič na vyššie napätie ako 3,3V ktoré poskytuje EVB. Oprava: paralelne k piezomeniču treba prispájkovať vybíjací rezistor (cca 1k), inak sa žiadne zvuky nekonajú. Nová verzia dosky ma už rezistor doplnený
Všetky periférie sú odpojiteľné pomocou DIP spínačov. Tým je umožnené v špeciálnych aplikáciach použitie I/O pinov CPLD aj na iné účely. Dva kontakty na každom pine CPLD (okrem napájacích) slúžia na prepojenie daného pinu CPLD s externou perifériou, alebo na pripojenie log. sondy, prípadne log. analyzátora.
EVB je napájaná z externého nestabilizovaného zdroja min 5V. Interné prevádzkové napätie 3,3V je stabilizované stabilizátorom LF33CV. Odber závisí na frekvencií s akou CPLD pracuje a aktivite periférií. Filter F1 slúži na filtráciu rušenia, najmä pri napájaní EVB z lacných impulzných adaptérov. Je možné ho nahradiť prepojkami. Pri osadzovaní EVB súčiastkami je vhodné jej zahriatie, napr teplovzdušnou pištoľou. Inak rozliata zemniaca plocha veľmi účinne odvádza teplo z hrotu spájkovačky. Rozmery dosky: 135 x 107 mm.
V zapojení nie sú použité žiadne nezohnatelné súčiastky. Až na CPLD sa všetky dajú kúpiť v SOS a GME. CPLD napríklad v Elbatex-e. F1 je k dostaniu v SOS pod číslom S085401, alebo do vyhľadávača zadajte BNX. DS1 maju zasa v GME pod číslom 512-925 (zeleny); 512-905 (cerveny).
Kontakt na autora: ICQ: 209 598 598 ; mail: sergej7490@pobox.sk
Images
Programmer
Doska sa programuje jednoduchým programátorom ovládaným cez paralelný port.
Schéma zapojenia je na priamo na stránkach Xilinxu, alebo napr. tuto aj s plošákom.
Nová verzia vývojovej dosky
Od starej verzie sa doska odlišuje použitím väčšieho CPLD, a to XC95144XL-TQ100. Ďalšou zmenou je pridanie JTAG programátora s pripojením na LPT a rozšírenie periférií o 8 LED. K doske je navrhnutá redukcia umožňujúca použiť XC9572XL PC44. V prípade dostatočného záujmu budú k dispozícií aj iné redukcie. Na dosku je možné bez problémov osadiť aj XC9572XL TQ100
Note: Instead 74HC family also the 74AC family can be used and vice versa.
3D model of the new version of the board:
Downloads
- Schematic diagram EVBXC9572XL in pdf format Media:schema.pdf
- Schematic diagram EVBXC95144XL in pdf format Media:schema95144XL.pdf
- Schéma a osadzovací plán redukcie PC44_TQ100 pre EVBXC95144XL vo formáte pdf Media:PC44_TQ100.pdf
- Population of the EVBXC9572XL Media:doska.pdf
- Population of the EVBXC95144XL Media:doska144.pdf
- Bill of Material Media:DB_XC9500XL_VQ44_rev0.xls
- Bill of Material for EVBXC95144XL Media:DB_XC95144XL_rev0.xls
Examples
- Abel: The simplest logic
- Abel: Stepper motor controller
- Abel: Stepper motor controller with microstepping
Links
- Short video
- Xilinx: The Programmable Logic Company
- XC9500XL Resources
- Digilent - boards producent, also the examples
- Open Cores (processors, communications,...)
--- --- --- --- --- RoboWiki: (c) 2006 Robotika.sk --- --- --- --- ---